University Sétif 1 FERHAT ABBAS Faculty of Sciences
Détail de l'auteur
Auteur James Goodman |
Documents disponibles écrits par cet auteur



Titre : Architecture de l'ordinateur : Cours et exercices Type de document : texte imprimé Auteurs : Andrew Tanenbaum, Auteur ; James Goodman, Collaborateur ; Jean-Alain Hernandez, Traducteur ; René Joly (1948-....), Traducteur Mention d'édition : 4e éd. Editeur : Paris : Dunod Année de publication : 2001 Importance : XIV-638 p. Présentation : ill., couv. ill. en coul. Format : 23 cm ISBN/ISSN/EAN : 978-2-10-005158-8 Note générale : Bibliogr. p. 625-628. Glossaire. Index Langues : Français (fre) Langues originales : Anglais (eng) Catégories : Informatique Mots-clés : Architecture des ordinateurs : Problèmes et exercices
Computer architecture : Problems, exercises, etc.Index. décimale : 004.2 Analyse, conception et évaluation des systèmes informatiques Note de contenu :
Chapitre 1. Introduction
1.1 L'architecture en couches
1.2 Les grandes étapes de l'architecture des ordinateurs
1.3 Le zoo de l'informatique
1.4 Trois familles d'ordinateurs
1.5 Plan de l'ouvrage
Chapitre 2. Structure d'un ordinateur
2.1 Le processeur ou unité centrale
2.2 La mémoire principale
2.3 Les mémoires secondaires
2.4 Les entrées/sorties
2.5 Résumé
Chapitre 3. La couche physique
3.1 Portes logiques et algèbre de Boole
3.2 Circuits logiques de base
3.3 Circuits logiques à mémoire
3.4 Les microprocesseurs et les bus
3.5 Exemples de microprocesseurs
3.6 Exemples de bus
3.7 Technique d'interfaçage
3.8 Résumé
Chapitre 4. La couche microarchitecture
4.1 Un exemple de microarchitecture : la Mic-1
4.2 Un exemple de macroarchitecture : l'IJVM
4.3 Un exemple d'implémentation
4.4 Conception de la microarchitecture
4.5 Amélioration des performances
4.6 Exemples de microarchitectures
4.7 Résumé
Chapitre 5. La couche ISA
5.1 Synthèse de la couche ISA
5.2 Types de données
5.3 Format des instructions
5.4 L'adressage
5.5 Types d'instructions
5.6 Flux de commande
5.7 Exemples de programmes en assembleur : les tours de Hanoï
5.8 L'architecture Intel IA-64
5.9 Résumé
Chapitre 6. La couche système d'exploitation
6.1 Mémoire virtuelle
6.2 Les instructions d'E/S virtuelles
6.3 Les instructions virtuelles dans le calcul parallèle
6.4 Exemples de systèmes d'exploitation
6.5 Résumé
Chapitre 7. La couche langage d'assemblage
7.1 Introduction au langage d'assemblage
7.2 Les macros
7.3 Le processus d'assemblage
7.4 Éditeur de liens et chargeur
7.5 Résumé
Chapitre 8. Architectures des ordinateurs parallèles
8.1 Tour d'horizon des ordinateurs parallèles
8.2 Les ordinateurs SIMD
8.3 Les multiprocesseurs à mémoire partagée
8.4 Les multiordinateurs à transfert de messages
8.5 Résumé
Annexe A. Numération binaire
Annexe B. Nombres en virgule flottante
Annexe C. LexiqueArchitecture de l'ordinateur : Cours et exercices [texte imprimé] / Andrew Tanenbaum, Auteur ; James Goodman, Collaborateur ; Jean-Alain Hernandez, Traducteur ; René Joly (1948-....), Traducteur . - 4e éd. . - Paris : Dunod, 2001 . - XIV-638 p. : ill., couv. ill. en coul. ; 23 cm.
ISBN : 978-2-10-005158-8
Bibliogr. p. 625-628. Glossaire. Index
Langues : Français (fre) Langues originales : Anglais (eng)
Catégories : Informatique Mots-clés : Architecture des ordinateurs : Problèmes et exercices
Computer architecture : Problems, exercises, etc.Index. décimale : 004.2 Analyse, conception et évaluation des systèmes informatiques Note de contenu :
Chapitre 1. Introduction
1.1 L'architecture en couches
1.2 Les grandes étapes de l'architecture des ordinateurs
1.3 Le zoo de l'informatique
1.4 Trois familles d'ordinateurs
1.5 Plan de l'ouvrage
Chapitre 2. Structure d'un ordinateur
2.1 Le processeur ou unité centrale
2.2 La mémoire principale
2.3 Les mémoires secondaires
2.4 Les entrées/sorties
2.5 Résumé
Chapitre 3. La couche physique
3.1 Portes logiques et algèbre de Boole
3.2 Circuits logiques de base
3.3 Circuits logiques à mémoire
3.4 Les microprocesseurs et les bus
3.5 Exemples de microprocesseurs
3.6 Exemples de bus
3.7 Technique d'interfaçage
3.8 Résumé
Chapitre 4. La couche microarchitecture
4.1 Un exemple de microarchitecture : la Mic-1
4.2 Un exemple de macroarchitecture : l'IJVM
4.3 Un exemple d'implémentation
4.4 Conception de la microarchitecture
4.5 Amélioration des performances
4.6 Exemples de microarchitectures
4.7 Résumé
Chapitre 5. La couche ISA
5.1 Synthèse de la couche ISA
5.2 Types de données
5.3 Format des instructions
5.4 L'adressage
5.5 Types d'instructions
5.6 Flux de commande
5.7 Exemples de programmes en assembleur : les tours de Hanoï
5.8 L'architecture Intel IA-64
5.9 Résumé
Chapitre 6. La couche système d'exploitation
6.1 Mémoire virtuelle
6.2 Les instructions d'E/S virtuelles
6.3 Les instructions virtuelles dans le calcul parallèle
6.4 Exemples de systèmes d'exploitation
6.5 Résumé
Chapitre 7. La couche langage d'assemblage
7.1 Introduction au langage d'assemblage
7.2 Les macros
7.3 Le processus d'assemblage
7.4 Éditeur de liens et chargeur
7.5 Résumé
Chapitre 8. Architectures des ordinateurs parallèles
8.1 Tour d'horizon des ordinateurs parallèles
8.2 Les ordinateurs SIMD
8.3 Les multiprocesseurs à mémoire partagée
8.4 Les multiordinateurs à transfert de messages
8.5 Résumé
Annexe A. Numération binaire
Annexe B. Nombres en virgule flottante
Annexe C. LexiqueExemplaires (4)
Code-barres Cote Support Localisation Section Disponibilité Fs/1479 Fs/1477-1480 Livre Bibliothéque des sciences Français Disponible
DisponibleFs/1477 Fs/1477-1480 Livre Bibliothéque des sciences Français Disponible
DisponibleFs/1478 Fs/1477-1480 Livre Bibliothéque des sciences Français Disponible
DisponibleFs/1480 Fs/1477-1480 Livre Bibliothéque des sciences Français Disponible
Disponible