Prêtable
Titre : | VHDL : Méthodologie de design et techniques avancées : Guid pratique du concepteur |
Auteurs : | Thierry Schneider |
Type de document : | texte imprimé |
Editeur : | Paris [France] : Dunod, 2001 |
Collection : | E.E.A. (Série : Principes électroniques) |
ISBN/ISSN/EAN : | 978-2-10-005371-1 |
Format : | XIII-284 p. / ill.; couv. ill. en coul. / 24 cm. |
Langues: | Français |
Langues originales: | Français |
Index. décimale : | 621.392 (Analyse et conception de systèmes informatiques, architecture des ordinateurs) |
Catégories : | |
Mots-clés: | VHDL ( langage de description de matériel informatique |
Résumé : |
VHDL pour VHSIC (Very High Speed Integrated Circuit) Hardware Description Language. Existe-t-il encore des concepteurs de composants numériques qui n'ont jamais entendu parler de ce langage de description aujourd'hui si largement employé ? Peu d'entre eux sans aucun doute. En revanche, la formation reçue par ces mêmes concepteurs a-t-elle souvent dépassé le stade de l'initiation ou de l'introduction à ce très puissant langage ? Il manquait un livre qui traite du VHDL sous un angle pratique et qui permette à l'ingénieur de dépasser le stade de l'initiation, pour basculer de manière optimale vers des applications " réellement " industrielles. Ce livre le voici. Son rôle est multiple : dévoiler de nombreux aspects cachés et des techniques avancées du langage, en délivrer une méthodologie d'utilisation qui permet de garantir le succès du développement tout en montrant que le VHDL n'est pas l'unique clé de ce succès, le démystifier, lui ouvrir de nouveaux horizons. L'auteur fait bénéficier ici le jeune ingénieur comme le designer plus expérimenté qui migre vers VHDL de sa grande expérience et de sa maîtrise de ce langage.
|
Note de contenu : |
Sommaire :
Chapitre 1: Chapitre 2: Méthodologie de conception. Chapitre 3: Validation des designs. Chapitre 4: VHDL et synthèse. Chapitre 5: Les spécificités de la synthèse. Chapitre 6: Générateurs d'horloge et de reset. Chapitre 7: Test des circuits : le scan-path. Chapitre 8: Basse consommation. Chapitre 9: Simulation timing après placement-routage. Chapitre 10: La co-simulation, perspectives. Chapitre 11: Simulation, test de production regroupement des vecteurs. Chapitre 12: Le circuit intégré et son environnement. |
Exemplaires (2)
Cote | Support | Localisation | Section | Disponibilité |
---|---|---|---|---|
F8/1036 | Livre | Bibliothèque de la Faculté de Technologie | Salle des livres | Disponible |
F8/1406 | Livre | Bibliothèque de la Faculté de Technologie | Salle des livres | Disponible |