Titre : | Etude et application d'un simulateur VHDL a l'implémentation de modèles de circuits électroniques |
Auteurs : | Mohammed Merabet ; Nacerdine Bouzit, Directeur de thèse |
Type de document : | texte imprimé |
Editeur : | Sétif : Université Ferhat Abbas faculté de technologie département d’électronique, 2009 |
ISBN/ISSN/EAN : | TS4/7836 |
Format : | 1 vol. (122 f.) / ill. |
Note générale : | Bibliogr.Annexes |
Langues: | Français |
Catégories : | |
Résumé : |
Pour Pouvoir intégrer sur une seule puce des systèmes toujours plus complexes comportant à la fois des fonctions numériques et analogiques, l’utilisation d’une méthodologie de conception hiérarchique est indispensable. Basée sur la modélisation comportementale de chaque élément du circuit, avant tout choix d’architecture, une telle approche permet en effet de réduire les temps de simulation, de conception et d’améliorer la fiabilité. Cela est aujourd’hui possible grâce à l’offre récente de puissants langages de modélisation comportementale analogique et mixte, tel que le langage VHDL-AMS. L’objectif de ce travail est de faire implémenter de modèles fonctionnels qu’on élabore à partir d’un circuit électronique de base à savoir l’amplificateur inverseur dans un simulateur de type VHDL, tout en assurant un espace mémoire restreint et un temps de simulation réduit en tenant compte de la précision. La production de ces modèles a été faite par l’utilisation la technique d’approximation par segments linéaires (P.W.L) sur les caractéristiques de transfert, d’entrée et de sortie. Cette technique a permet d’obtenir un modèle électrique simplifié auquel est adjoint des équations linéaires décrivant la fonction du circuit. Un regain en temps de simulation est atteint par cette approche. |
Exemplaires (1)
Cote | Support | Localisation | Disponibilité |
---|---|---|---|
TS4/7836 | Thèse | Bibliothèque centrale | Disponible |
Accueil